АЦП с разрядностью 12 бит и скоростью преобразования 80 Мвыб/сек, имеющий энергопотребление 3.5 мВт

Компания Synopsys впервые показала портфолио решений для преобразования данных, выполненных на основе 28 нм техпроцесса и включающих аналого-цифровые преобразователи DesignWare. Также среди новых решений цифро-аналоговые преобразователи и интегрированные цепи ФАПЧ.

Реализация новой архитектуры преобразования данных от Synopsys на базе 28-нм техпроцесса привела к 76-% снижению энергопотребления и 86-% сокращению площади монтажа. Повышение скорости преобразования 12-битных АЦП до 320 Мвыб/сек ведёт к повышенной гибкости использования в устройствах связи, в которых задействованы протоколы стандартов LTE и WiFi 802.11ac.
«По мере перехода электронной индустрии к меньшим техпроцессам производства СнК с целью удовлетворения пользовательского спроса на более производительные, энергетически эффективные и компактные устройства, системные архитекторы сталкиваются с уникальным набором проблем, связанных с интеграцией 28-нм аналоговых элементов», – говорит Джон Котер, вице-президент по маркетингу систем и решений интеллектуальной собственности в Synopsys.
Для 12-битных высокоскоростных АЦП компания Synopsys представила архитектуру на основе регистра последовательных итераций SAR. На текущий момент представлены устройства со скоростью преобразования до 320 Мвыб/сек (архитектурная поддержка до 1 Гвыб/сек). Помимо этого, доступны 12-битные ЦАП со скоростью преобразования до 600 Мвыб/сек, что на 50% выше по сравнению с предыдущим поколением. Повышенные скорости преобразования позволят реализовать более высокую передискретизацию сигнала, что скажется на сокращении фильтрующих элементов в выходных цепях ЦАП и упростит схему.
Подписаться на почтовую рассылку / Авторам сотрудничество




