Altera и ARM выпустили адаптированный для ПЛИС инструментарий встраиваемого ПО

24.01.2013

Корпорация Altera совместно с ARM разработали инструментарий разработки встраиваемого программного обеспечения под кодовым именем DS-5, который имеет возможности отладки ПЛИС в устройствах СнК от Altera.

Корпорация Altera совместно с ARM разработали инструментарий разработки встраиваемого программного обеспечения под кодовым именем DS-5, который имеет возможности отладки ПЛИС в устройствах СнК от Altera. Согласно компаниям, инструментарий ARM Development Studio 5 (DS-5) Altera Edition разработан для снятия отладочного барьера между интегрированными двуядерными подсистемами центрального процессора и структурами ПЛИС в устройствах СнК от Altera.

Сочетая наиболее продвинутый многоядерный отладчик для архитектуры ARM с возможностью адаптации к логике, на которой работает ПЛИС, инструментарий предлагает разработчикам встраиваемого ПО беспрецедентный уровень контроля и видимости всего чипа за счёт стандартного интерфейса DS-5.

В системах на кристаллах от Altera на одном чипе сочетается двуядерный процессор ARM Cortex-A9 с логикой ПЛИС, что даёт мощь и гибкость при создании специализированных программируемых пользователем типов СнК за счёт внедрения необходимой периферии и аппаратных ускорителей в структуре ПЛИС. В данный момент Altera осуществляет отгрузки образцов СнК Cyclone V.

Согласно разработчикам, инструментарий динамически подстраивается под уникальные пользовательские конфигурации ПЛИС в СнК для плавного расширения встроенных возможностей отладки в связке ЦП-ПЛИС и для унифицирования всей отладочной информации при использовании стандартного пользовательского интерфейса DS-5. При комбинировании улучшенных возможностей многоядерной отладки в паре с анализатором логики Quartus II SignalTap, инструментарий предоставляет беспрецедентный уровень управления и обзора процесса отладки, что ведёт к существенному росту производительности.

Инструментарий DS-5 претендует на звание самого продвинутого на рынке многоядерного отладчика архитектуры ARM. Он поддерживает отладку систем с ассиметричной (AMP) и симметричной (SMP) многоядерной конфигурацией. Новое решение может широко использоваться при доводке печатных плат, для разработки драйверов, портирования операционных систем, разработки приложений для «голого железа» и под ОС Linux. При этом используются отладочные интерфейсы JTAG и Ethernet при поддержке ОС реального времени (RTOS), а также Linux.

Инструментарий DS-5 будет вхолить в пакет SoC Embedded Design от Altera. Отгрузка стартует с начала 2013 года по цене 995 долл.



Наши новости один раз в неделю на ваш емайл
Подписаться на почтовую рассылку / Авторам сотрудничество
Золотая осень в ТМ Электроникс



Электрофорум - Темы электроснабжение, защита, заземление, автоматика, электроника и другое.
Темы электроснабжение, защита, заземление, автоматика, электроника и другое.
Подписаться на новости

Хотите интересные новости электроники? Подпишитесь на рассылку наших новостей.


Новости электроники

Еще новости

В архив даташитов сегодня добавили